前言
电赛国赛即将来临,我想训练训练一些电赛的真题,首先想到的就是前年实验室学长打的2023年H题——信号分离装置。因此想设计一个开发板,既能够训练这个题目,也能够作为一个ADC、DAC的板子,为电赛比赛期间使用。
电赛国赛即将来临,我想训练训练一些电赛的真题,首先想到的就是前年实验室学长打的2023年H题——信号分离装置。因此想设计一个开发板,既能够训练这个题目,也能够作为一个ADC、DAC的板子,为电赛比赛期间使用。
按照实验室老师的要求,针对电赛开发一系列开发板,供今年全国电赛的训练和比赛使用。目前主要考虑做音频和信号处理方向的题目。这块板子主要针对音频类题目,基于ESP32-S3,借助ESP32完善的音频生态系统,方便电赛音频题的开发。
本篇博文主要介绍这块开发板的原理图和PCB设计。
开发全志H3的核心板过程中,原理图绘制部分有很多新知识,近期博文将全面介绍全志H3的原理图设计,把这些知识整理下来。本篇主要介绍DDR——Double Data Rate SDRAM的电路设计。